安捷倫推出應(yīng)對(duì)芯片間鏈路設(shè)計(jì)的定時(shí)器

2013-09-09 11:55 來(lái)源:電子信息網(wǎng) 作者:和靜

安捷倫科技有限公司日前推出了能夠快速且精確應(yīng)對(duì)千兆傳輸速率條件下信號(hào)失真挑戰(zhàn)的解決方案,進(jìn)一步豐富了安捷倫轉(zhuǎn)發(fā)器模型庫(kù)。

重定時(shí)器解決方案可通過(guò)Advanced Design System(ADS) 2013 瞬時(shí)卷積元件和SystemVue 2013 AMI 建模套件獲得,可用于設(shè)計(jì)芯片間高速數(shù)字鏈路的電重定時(shí)器。

數(shù)據(jù)速率達(dá)到千兆位之前,芯片間數(shù)字信號(hào)通過(guò)整個(gè)印刷電路板后也不會(huì)出現(xiàn)大的失真。但是,由于數(shù)據(jù)速率的大幅提升,信號(hào)在 FR4 等材質(zhì)中的短距離傳輸也將導(dǎo)致上升沿和下降沿出現(xiàn)嚴(yán)重失真。在數(shù)字應(yīng)用中使用高頻層壓板材質(zhì)可以解決失真問(wèn)題,但成本將大幅激增,經(jīng)濟(jì)的方法是插入位于通道中的重定時(shí)器電路。

截至目前,非線性器件設(shè)計(jì)中使用的仿真工具都應(yīng)用了需要大量計(jì)算的 SPICE 技術(shù),類似基爾霍夫電流定律改進(jìn)節(jié)點(diǎn)分析的牛頓拉夫遜迭代。安捷倫最新的快速解決方案以逐比特通道仿真和應(yīng)用于重定時(shí)器的 IBIS AMI 流程為基礎(chǔ)。與 SPICE 不同,該技術(shù)引入了類似于疊加的高效計(jì)算算法。

使用行業(yè)標(biāo)準(zhǔn) IBIS AMI 流程的創(chuàng)新擴(kuò)展--預(yù)標(biāo)準(zhǔn),SystemVue 2013能夠?yàn)榻S商(通常為集成電路廠商)提供重定時(shí)器建模工具。模型在 ADS 中運(yùn)行,而ADS 是集成電路客戶(通常為數(shù)據(jù)中心和通信設(shè)備制造商)普遍采用的系統(tǒng)開(kāi)發(fā)設(shè)計(jì)工具。

安捷倫 Eesof EDA 事業(yè)部高速數(shù)字設(shè)計(jì)產(chǎn)品經(jīng)理 Colin Warwick 表示:"我們最近推出了更加簡(jiǎn)潔的重驅(qū)動(dòng)轉(zhuǎn)發(fā)器模型,進(jìn)一步豐富了安捷倫現(xiàn)有的轉(zhuǎn)發(fā)器模型庫(kù)。重定時(shí)器通常包括額外的時(shí)鐘/數(shù)據(jù)恢復(fù)電路,因而較為復(fù)雜。安捷倫新推出的重定時(shí)器模型能夠與現(xiàn)有重驅(qū)動(dòng)器模型結(jié)合來(lái)組建完整的轉(zhuǎn)發(fā)器模型庫(kù)。我們與領(lǐng)先重定時(shí)器和重驅(qū)動(dòng)器集成電路廠商合作,為雙方的客戶提供上述優(yōu)質(zhì)模型。"

安捷倫將于 2013 年晚些時(shí)候向 IBIS 開(kāi)放論壇提交標(biāo)準(zhǔn)增強(qiáng)建議,以便在未來(lái) IBIS 標(biāo)準(zhǔn)中融合新興技術(shù),從而確保重定時(shí)器模型在未來(lái) EDA 工具之間的可移植性。

1 2 > 
安捷倫 芯片 定時(shí)器

一周熱門