Cadence推硅驗證的高性能數(shù)據(jù)轉(zhuǎn)換器IP產(chǎn)品

2013-10-17 21:08 來源:電子信息網(wǎng) 作者:和靜

全球電子設計創(chuàng)新領先企業(yè)Cadence設計系統(tǒng)公司今天宣布推出一套超快速、低功耗的模擬知識產(chǎn)權(quán)(IP)產(chǎn)品,設計用以實現(xiàn)下一代高速有線和無線通信應用。對于進行新出現(xiàn)的高速協(xié)議開發(fā)的設計師來說,這些新產(chǎn)品能獨一無二地滿足他們的需要。這些高速協(xié)議包括WiGig (802.11ad)(運行于60 GHz頻段,數(shù)據(jù)吞吐率可高達7Gbps)、LTE及LTE Advanced等。

數(shù)據(jù)轉(zhuǎn)換器產(chǎn)品家族易于集成、可驗證性強,包括:

? 7位3GSPS雙模數(shù)轉(zhuǎn)換器和數(shù)模轉(zhuǎn)換器

? 11位1.5GSPS雙模數(shù)轉(zhuǎn)換器

? 12位2GSPS雙數(shù)模轉(zhuǎn)換器

數(shù)據(jù)轉(zhuǎn)換器IP可以很容易對數(shù)據(jù)轉(zhuǎn)換器IP核進行組合,形成一套完整的模擬前端(AFE)IP解決方案。Cadence IP系列可滿足有線/無線通信、基礎設施、圖像處理、軟件無線電等領域關鍵應用的需求。

“由于能夠?qū)adence 數(shù)據(jù)轉(zhuǎn)換器 IP很容易地集成到先進的制程節(jié)點,避免了‘芯片外’工作,并讓設計師能充分利用將數(shù)字和模擬內(nèi)容同時納入同一復雜的片上系統(tǒng)所帶來的系統(tǒng)優(yōu)勢。”Cadence IP集團高級副總裁Martin Lund表示?!斑@可以轉(zhuǎn)化為更長的電池使用時間、更少的發(fā)熱、以及更低的系統(tǒng)整體成本?!?

“Cadence模擬高速IP產(chǎn)品系列將實現(xiàn)并推動WiGig (802.11ad)在移動設備上的使用率增長,打開面向新市場及‘物聯(lián)網(wǎng)’ 的發(fā)展之門,”Semico Research Corp.高級市場分析師Richard Wawrzyniak表示,“WiGig的吞吐量和速度很大程度上取決于接口中使用的模數(shù)轉(zhuǎn)換器和數(shù)模轉(zhuǎn)換器的數(shù)據(jù)采樣率。Cadence模擬IP提高了這些采樣率,這樣就打破了器件對非CMOS或較老制程節(jié)點的依賴,并能實現(xiàn)比原來高得多的性能。”

模數(shù)轉(zhuǎn)換器IP核采用并行連續(xù)近似陣列(SAR)體系結(jié)構(gòu)進行開發(fā),產(chǎn)生極快且可縮放的采樣率。通過獨特的實現(xiàn)及內(nèi)置的背景自動校準,達到高實際有效位(ENOB)值,從而產(chǎn)生更為精確的轉(zhuǎn)換和一致的性能。Cadence IP具有的特性包括差分數(shù)據(jù)輸入、基準及時鐘脈沖發(fā)生器、內(nèi)部偏移校正、及用以改進電源抗擾度的穩(wěn)壓器等。

數(shù)模轉(zhuǎn)換器IP核采用電流轉(zhuǎn)換架構(gòu),并包含一個數(shù)字多路復用器和FIFO,這樣可以很容易集成到片上系統(tǒng)。數(shù)模轉(zhuǎn)換器包括數(shù)字增益控制及所有必要的參考電路。

所有IP都包含多電平省電模式(以進一步節(jié)約能耗)、內(nèi)置模擬測試總線(實現(xiàn)設計可測試性)、以及單端CMOS或差分電流模式邏輯(CML)時鐘輸入(以獲得靈活的時鐘接口)。

Cadence IP在需要時可為通信系統(tǒng)提供匹配的雙通道,使實現(xiàn)變得簡單并降低風險,并達到標準CMOS制程目標,使制造變得容易。

Cadence 28納米Data Convertor IP系列今已上市。除數(shù)據(jù)轉(zhuǎn)換器外,Cadence還提供包括接口、存儲器、SerDes及其他模擬IP在內(nèi)的一整套28納米IP產(chǎn)品組合。

Cadence 數(shù)據(jù)轉(zhuǎn)換器

相關閱讀

暫無數(shù)據(jù)

一周熱門