TI多核DSP架構(gòu)兼具ASIC和FPGA特性

2013-09-13 09:53 來源:電子信息網(wǎng) 作者:和靜

由于ASIC解決方案NRE成本高,產(chǎn)品開發(fā)周期較長,在支持各種不同無線標準升級上靈活性不足。而FPGA的功耗對于高速、復雜運算而言要比ASIC和DSP加速器更高,同時在快速開發(fā)和調(diào)試上也難達到理想狀態(tài)?;诖?,TI近日針對無線基礎設施應用而推出的DSP解決方案 SoC架構(gòu),基于C64x+多核DSP兼具ASIC處理能力和FPGA的靈活性,從而適應3G和4G無線基礎架構(gòu)設備制造商對高性能芯片的需求。

具有高度靈活性的可編程解決方案,同時兼具ASIC方案的優(yōu)化特性,是TI面向無線基礎設施市場開發(fā)的新一代DSP多核架構(gòu)。基于40nm工藝的全新DSP架構(gòu)主要特性包括:多核DSP可實現(xiàn)1.2GHz工作頻率;增加的浮點支持4G多變量控制系統(tǒng)開發(fā),可輕松實現(xiàn)對時間區(qū)隔和分頻制的支持;全新多核導航器可實現(xiàn)DSP核、硬件加速器間數(shù)據(jù)的準確轉(zhuǎn)移,同時提供帶50Gbps的非封鎖交換機架構(gòu)外設,無需使用系統(tǒng)模塊而滿足了未來4G系統(tǒng)的要求;穩(wěn)定的工具套件、針對具體應用的軟件庫和平臺軟件,為用戶縮短開發(fā)周期提供更有效的調(diào)試和分析;運行頻率高達1.2GHz、引擎性能為256 GMACS和128 GFLOPS的TI全新DSP架構(gòu)實現(xiàn)了DMS性能5倍提升,同時將平均內(nèi)核存儲增加了2倍,保證了應用性能的穩(wěn)定;提供高性能1層、2層網(wǎng)絡協(xié)處理器。

全新SoC架構(gòu)多核導航器(Multicore Navigator),利用8192任務型隊列優(yōu)化數(shù)據(jù)流的片上網(wǎng)絡管理單元,支持內(nèi)核與存儲器存取之間的直接通信,省去了外設存取從而充分釋放出多核性能。通過抽取可能影響多核系統(tǒng)中軟件開發(fā)的諸多細節(jié),極大地簡化了程序模型。由于每個DSP內(nèi)核均集成定點與浮點處理功能,通過提供內(nèi)核間、硬件加速器間以及外設間的自動路徑設置,每個內(nèi)核彼此都可以不受核間沖突影響而獨立工作,通常能為設計工程師節(jié)省3個月時間。多核共享存儲器控制器設計方案,可加快片上及外接存儲器存取速度;新架構(gòu)還支持內(nèi)核間動態(tài)系統(tǒng)調(diào)度并支持全內(nèi)核授權,使得多核架構(gòu)能類似于性能強大的單核系統(tǒng)。

122K2N04-0

DSP ASIC FPGA TI

相關閱讀

暫無數(shù)據(jù)

一周熱門